查看: 796|回復: 0
打印 上一主題 下一主題

[供應] XCZU19EG板卡設計原理圖:610-基于6U VPX 的FPGA XCZU19EG存儲陣列

[復制鏈接]
跳轉到指定樓層
樓主
發(fā)表于 2023-8-25 10:15:15 | 只看該作者 |只看大圖 回帖獎勵 |倒序瀏覽 |閱讀模式
基于6U VPX 的FPGA XCZU19EG存儲陣列





一、板卡概述

         高性能存儲板基于標準6U VPX架構,是基于Xilinx UltraScale+ 系列FPGA XCZU19EG架構的微型存儲陣列。平臺主要包括:XCZU19EG模塊、BGA SSD表貼存儲模塊、PCIE3.0 x2接口的M.2 SSD模塊、PCIE3.0 x4接口的M.2 SSD模塊、BPI Flash模塊、MRAM存儲模塊、PCIE3.0 x8接口的PCIE連接器、DDR4內存條卡槽、100G網(wǎng)絡(luò )接口、千兆網(wǎng)絡(luò )接口,板卡器件滿(mǎn)足高溫設計要求。原理框圖:



二、主要功能及性能指標

●   FPGA:FPGA型號XCZU19EG-2FFVC1760E,FFVC1760封裝,溫度等級-E,速度等級-2;
●   M.2盤(pán):預留8個(gè)M.2接口,支持8個(gè)2230、2242大小的BGA SSD M.2盤(pán),及8個(gè)2280大小的SSD M.2盤(pán)。
●   PCIe Switch:使用PEX8796型號PCIe Switch芯片,使用兩路PCIe3.0x16與FPGA的PL端GTH接口相連接,一路PCIe2.0x4與FPGA的PS端GTR相連接,一路PCIe3.0x8與PCIe插座相連接,一路PCIe3.0x16與VPX接口的P2端子相連接,8路PCIe3.0 x4與M.2盤(pán)互聯(lián);
●   讀寫(xiě)性能:硬件設計保證鏈路傳輸速率,配合軟件實(shí)現8通道并發(fā)存儲狀態(tài)下設備順序寫(xiě)入速度不小于8.1GB/s;順序讀取速度不小于10.2GB/s的讀寫(xiě)性能;
●   MARM:支持MRAM非易失計算緩存空間不小于2MB;
●   VPX P1端子:與FPGA的GTYx16接口互聯(lián),支持兼容PCIe3.0x16、4路SRIO2.0x4、Aurora x16協(xié)議,FPGA的GTYx16接口具備100MHz和125MHz兩種高速工作時(shí)鐘資源;
●   VPX P2端子:支持PCIe3.0x16與PCIe Switch互聯(lián);
●   DDR4:PL端支持2通道64bit DDR4,PS端支持64bit DDR4;
●   支持JTAG調試接口,PS/PL各一路調試串口,PS兩路千兆網(wǎng)口;并且對接口進(jìn)行靜電防護;
●   預留測試點(diǎn),預留FPGA工作狀態(tài)和下載狀態(tài)指示燈,預留獨立供電接口;

三、物理特性

●   尺寸:VPX 6U標準板卡
●   工作溫度:0℃ ~ +55℃
●   工作濕度:10%~80%

四、供電要求

●   單電源供電,整板功耗:67W
●   紋波:≤10%

五、應用領(lǐng)域

●   高速數據存儲

[tr][/tr]

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規則

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页