搜索
熱門(mén)關(guān)鍵詞:
Xilinx
德州儀器
機器視覺(jué)
通信工程
傳感器
手機版
官方微博
微信公眾號
登錄
|
免費注冊
首頁(yè)
新聞
新品
文章
下載
電路
問(wèn)答
視頻
職場(chǎng)
雜談
會(huì )展
工具
博客
論壇
在線(xiàn)研討會(huì )
技術(shù)頻道:
單片機/處理器
FPGA
軟件/編程
電源技術(shù)
模擬電子
PCB設計
測試測量
MEMS
系統設計
無(wú)源/分立器件
音頻/視頻/顯示
應用頻道:
消費電子
工業(yè)/測控
汽車(chē)電子
通信/網(wǎng)絡(luò )
醫療電子
機器人
當前位置:
EEChina首頁(yè)
›
論壇
›
供求發(fā)布
返回列表
查看:
675
|
回復:
0
[供應]
VPX信號處理卡設計原理圖:9-基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信號處理卡
[復制鏈接]
orihard2021
orihard2021
當前離線(xiàn)
積分
142
電梯直達
樓主
發(fā)表于 2024-2-18 10:01:19
|
只看該作者
|
只看大圖
|
倒序瀏覽
|
閱讀模式
貿澤電子有獎問(wèn)答視頻,回答正確發(fā)放10元微信紅包
關(guān)鍵詞:
高性能信號處理平臺
,
高性能信號處理卡
,
6U VPX板卡
,
信號處理
,
無(wú)線(xiàn)電通信
一、概述
本板卡基于標準6U VPX 架構,為通用高性能信號處理平臺,系北京太速科技自主研發(fā)。板卡采用一片TI dsp TMS320C6678和一片
Xilinx
公司Virtex 7系列的
FPGA
XC7V690T-2FFG1761I作為主處理器,Xilinx 的Aritex XC7A200T作為輔助處理器。XC7A200T負責管理板卡的上電時(shí)序,時(shí)鐘配置,系統及模塊復位,程序重配等。為您提供了豐富的運算資源。如圖 1所示:
9-002.gif
信號處理平臺原理框圖
二、設計參考標準
● VITA46.0 VPX Base Standard
● VITA46.3 Serial RapidIO on VPX Fabric Connector
● VITA46.4 PCI Express on VPX Fabric Connector
● VITA46.7 Ethernet on VPX Fabric Connector
三、技術(shù)指標
●
DSP
外掛一簇DDR3,數據位寬64bit,容量2GB;數據速率1333MHz;
● DSP外掛NorFlash容量32MB;
● DSP采用EMIF16-NorFlash加載模式;
● DSP連接一路1000BASE-T千兆以太網(wǎng)至前面板;
● DSP連接一路1000BASE-T千兆以太網(wǎng)至VPX P4;
● DSP連接PCIe x2 至VPX P2;
● FPGA外掛兩簇DDR3,每簇容量4GB,位寬64bit,總容量8GB;數據速率1600MHz;
● FPGA 外掛NorFlash容量128MB;
● FPGA的加載模式為BPI模式;
● FPGA外接2路FMC-HPC;
● FPGA 連接GTH x8至VPX P1;
● FPGA 連接GTH x4至VPX P2;
● FPGA 連接一路Q(chēng)SFP+至前面板;光口速率40Gbps;
● DSP和FPGA通過(guò) SRIO x4 @ 5.0Gbps /per Lnae互聯(lián);
● DSP和FPGA實(shí)現GPIO,SPI 互聯(lián);
● DSP和CFPGA 實(shí)現GPIO,SPI,EMIF互聯(lián);
● FPGA和CFPGA實(shí)現GPIO 互聯(lián);
● CFPGA 連接一路1000BASE-T千兆以太網(wǎng)至VPX P4。
● 板卡要求工業(yè)級芯片。結構滿(mǎn)足抗震要求。
四、物理特性
● 工作溫度:商業(yè)級 0℃ ~ +55℃,工業(yè)級-40℃~+85℃
● 工作濕度:10%~80%
五、供電要求
● 單電源供電,整板功耗:40W
●
電壓
:DC +12V,5A
● 紋波:≤10%
六、應用領(lǐng)域
信號處理,
無(wú)線(xiàn)電
通信領(lǐng)域。
七、采集存儲計算一體應用
本應用模式,是通過(guò)VPX 進(jìn)行擴展后板,接入四路M.2的固態(tài)硬盤(pán)存儲。
每塊存儲盤(pán)與FPGA之間采用PCIE3.0 x4接口,可將單塊存儲盤(pán)的性能都得到充分發(fā)揮。例如:?jiǎn)伪P(pán)持續讀寫(xiě)帶寬≥2GB/s,則單盤(pán)的存儲陣列持續讀寫(xiě)帶寬≥2GB/s;當多塊盤(pán)并行工作時(shí),存儲陣列讀寫(xiě)帶寬成指數增長(cháng),2塊盤(pán)則≥4GB/s,4塊盤(pán)則≥8GB/s,以此類(lèi)推。
存儲陣列的存儲容量由單盤(pán)配置決定,目前單塊NVME存儲盤(pán)存儲容量可選擇512GB、1TB、2TB、4TB、8TB、16TB。例如配置4塊存儲盤(pán),則存儲陣列容量最高可達64TB。
硬盤(pán)管理通過(guò)文件系統,FPGA的PCIeX4與 6U VPX主板互聯(lián),操作系統直接映射管理硬盤(pán),也可以通過(guò)前面板QSFP+ 光纖導出給其他服務(wù)器設備。
FMC子卡可以擴展高速AD,DA, 也可以擴展8路光纖,圖像子卡等。
本方案優(yōu)勢就是集中的進(jìn)行采集,存儲,計算一體化,降低硬件成本、功耗,減小設備體積、重量。帶來(lái)的問(wèn)題就是FPGA程序集成度很大,開(kāi)發(fā)難度高。
9-03.gif
9-01.jpg
收藏
0
頂
0
踩
0
相關(guān)文章
•
無(wú)需更換硬件,新算法將雷達分辨率提高一倍
•
Jolt Capital宣布收購Dolphin Design電源管理和信號處理IP業(yè)務(wù)
•
MathWorks 宣布推出 MATLAB 和 Simulink 的 2024b 版本 加速信號處理應用開(kāi)發(fā)的新 App 和功能
•
貿澤電子與ISI簽訂全球分銷(xiāo)協(xié)議 備貨高性能PCIe XMC模塊
•
簡(jiǎn)化超高速數字系統中確定性延遲的設計
•
elmos推出熱電偶信號直接處理方案E931.18,與單片機實(shí)現單線(xiàn)連接解決方案
•
基于FPGA的跨時(shí)鐘域信號處理——專(zhuān)用握手信號
•
FPGA在數字信號處理中的簡(jiǎn)單應用
•
Intersil推出突破性的飛行時(shí)間信號處理IC,為目標物檢測與距離測量帶來(lái)革命性改變
•
XCZU19EG板卡設計原理圖:610-基于6U VPX 的FPGA XCZU19EG存儲陣列
回復
舉報
返回列表
高級模式
B
Color
Image
Link
Quote
Code
Smilies
您需要登錄后才可以回帖
登錄
|
立即注冊
本版積分規則
發(fā)表回復
回帖后跳轉到最后一頁(yè)
關(guān)于我們
-
服務(wù)條款
-
使用指南
-
站點(diǎn)地圖
-
友情鏈接
-
聯(lián)系我們
電子工程網(wǎng)
© 版權所有
京ICP備16069177號
| 京公網(wǎng)安備11010502021702
快速回復
返回頂部
返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页