|
小弟初學(xué)FPGA,現在要做一個(gè)DDS信號源。根據DDS的原理,頻率分辨率是fs的1/(2的N次方)。但是現在一般沒(méi)有一個(gè)fs是一個(gè)2的N次方Hz的頻率。我想做一個(gè)頻率分辨率是1Hz的信號源,以方便我的頻率控制字剛好直接對應輸出信號的頻率。我想知道該怎么做?
之前有個(gè)思路是這樣,如果我的fs=6M,而2^23>6M,可以使用23位的相位累加器,然后加到6M歸零。但是這樣做的話(huà),我在數據ROM查表的時(shí)候,就沒(méi)辦法直接使用相位累加器的高8位。所以現在很糾結~
|
|