功耗和成本是28nm FPGA的一半:Achronix宣布22nm Speedster22i 細節

發(fā)布時(shí)間:2012-4-24 16:37    發(fā)布者:eechina
關(guān)鍵詞: FPGA , Speedster22i
Achronix 半導體公司今日宣布了其 Speedster22i HD和HP產(chǎn)品系列的細節,它們是將采用英特爾22nm技術(shù)工藝制造的首批現場(chǎng)可編程門(mén)陣列(FPGA)產(chǎn)品。Speedster22i FPGA產(chǎn)品是業(yè)內唯一針對應用的高端FPGA,而且僅消耗28nm高端的FPGA一半的功率,成本也僅為它的一半。

Speedster22i器件是首批包括內置端到端、硬核IP接口協(xié)議功能的FPGA,主要面向通信和測試應用。Speedster22i的硬核IP包括完整的I/O協(xié)議棧,可用于 10/40/100G、Interlaken、PCI Express gen1/2/3和用于2.133Gbps DDR3的內存控制器。在其他的FPGA中,這些功能都由可編程陣列來(lái)實(shí)現,使時(shí)序收斂具有挑戰性并要求占用可編程陣列中高達50萬(wàn)個(gè)的等效查找表(LUT)。這給傳統的FPGA設計增加了大量的成本和功耗,而在Speedster FPGA產(chǎn)品中它們都是基本的連接。此外,嵌入式硬核IP消除了采購、集成和測試這些功能相應的軟核IP成本。

“我們與通信和測試領(lǐng)域內的領(lǐng)先公司密切合作,根據他們的要求來(lái)設計我們的FPGA產(chǎn)品,以滿(mǎn)足其在性能、功耗和成本方面的要求!盇chronix的總裁和首席執行官Robert Blake說(shuō):“這種將英特爾22nm工藝的領(lǐng)先性,與我們在內核結構及面向目標應用的嵌入式硬IP這兩個(gè)方面的創(chuàng )新相結合,意味著(zhù)我們的客戶(hù)將擁有一種高端的FPGA解決方案,其功耗和成本都為具有競爭性FPGA產(chǎn)品的一半!

“我們差異化戰略的一部分是集成同類(lèi)中最佳的、經(jīng)芯片驗證過(guò)的IP! Achronix創(chuàng )始人兼董事長(cháng)John Lofton Holt表示:“例如,除了英特爾22nm工藝所提供的巨大的功耗和性能優(yōu)勢之外,我們的Speedster22i器件還充分發(fā)揮了一整套業(yè)界領(lǐng)先的I/O接口技術(shù)、核心技術(shù)的和由英特爾開(kāi)發(fā)的封裝IP。這幫助我們獲得以前無(wú)法達到的性能和信號完整性新高度,并同時(shí)減少我們的開(kāi)發(fā)時(shí)間和開(kāi)發(fā)成本!

針對不同目標應用的兩個(gè)產(chǎn)品系列

Speedster22i有兩個(gè)產(chǎn)品系列,即HD和HP這兩個(gè)共享相同I/O功能和硬核IP的產(chǎn)品系列。兩個(gè)系列都充分發(fā)揮了Achronix的CAD Environment (ACE) 開(kāi)發(fā)平臺,它為開(kāi)發(fā)工程師提供了一種方便和熟悉的工具環(huán)境。

HD系列:HD系列FPGA是一系列基于同步的FPGA產(chǎn)品,它們將密度最高的FPGA與最低的功耗結合在一起。在HD系列中有四個(gè)成員,其中最大的器件擁有170萬(wàn)個(gè)有效的查找表和144Mb嵌入式RAM。此外,還帶有最多可達16個(gè)28Gbps的高速收發(fā)器(SerDes)、64個(gè)12.75Gbps的SerDes和960個(gè)通用2.133Gbps的I/O,HD系列提供了業(yè)界最高的I/O帶寬,這是高端交換機和橋接應用的關(guān)鍵。

HP系列:HP系列FPGA產(chǎn)品利用了Achronix擁有專(zhuān)利的picoPIPE ™自定時(shí)鐘體系結構,且可運行在高達1.5 GHz的主頻上,比基于同步的FPGA快3到4倍。Speedster22i HP FPGA產(chǎn)品專(zhuān)為前饋數據流和DSP應用獲得最大性能而設計。HP系列有兩款產(chǎn)品,其中最大的器件擁有25萬(wàn)個(gè)查找表和64 Mb的嵌入式RAM 。

功耗優(yōu)勢

對于目標應用,嵌入式硬核IP消耗的功率比在通用FPGA的可編程結構中執行相同功能要少90%。此外,由英特爾的22nm FinFET工藝所提供的創(chuàng )新可少耗達50%的功率,同時(shí)比構建在28nm平面工藝上的晶體管快接近40%。對于HD系列器件,這些因素結合在一起帶來(lái)了比主流FPGA低出最高可達50%的總功率消耗。



現已可提供的、強勁的第三代ACE設計工具

HD和HP兩個(gè)系列都由Achronix成熟的和易于使用的ACE設計軟件4.2版本提供支持,該軟件現已可供貨。ACE是唯一構建在業(yè)界標準的Eclipse平臺開(kāi)源平臺上的FPGA設計工具,使ACE對曾經(jīng)使用過(guò)構建于Eclipse平臺的其他任何設計工具的工程師都簡(jiǎn)單易學(xué)。

“我們面向應用的FPGA產(chǎn)品提供了一種明明白白的成本和功耗優(yōu)勢,但我們的客戶(hù)也很關(guān)注設計效率,”Achronix市場(chǎng)營(yíng)銷(xiāo)副總裁Steve Mensor說(shuō)!拔覀児δ軓姶笄铱煽康腁CE設計工具現已進(jìn)入第四代,使時(shí)序收斂更加輕松。我們強大的設計工具、內核性能優(yōu)勢和嵌入式硬核IP組合在一起,在絕大多數情況下使時(shí)序收斂猶如按下按鈕般容易!

早期合作者計劃

Achronix專(zhuān)注于其客戶(hù)的成功。為確保Speedster22i順利達產(chǎn)并確保對其早期客戶(hù)的全面支持,Achronix推出了一個(gè)早期合作者計劃,以幫助客戶(hù)很容易地從傳統的FPGA轉移到Speedster 22i。早期合作者計劃包括評估板、 現場(chǎng)培訓和技術(shù)支持?蛻(hù)應該聯(lián)系Achronix 以獲取有關(guān)早期合作者計劃的詳細信息。

器件的供貨

HD1000 的工程樣片將在2012年第三季度開(kāi)始發(fā)貨。HD1000是業(yè)內最大的FPGA,帶有超過(guò)100萬(wàn)個(gè)有效LUT和84Mb的嵌入式RAM。其余的HD和HP器件將在未來(lái)12個(gè)月內推出。
本文地址:http://selenalain.com/thread-90744-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页