1、Modelsim 及 FLI接口介紹 Modelsim是 Model Technology(Mentor Graphics的子公司)的 HDL 硬件描述語(yǔ)言仿真軟件,可以實(shí)現 VHDL, Verilog,以及 VHDL-Verilog 混合設計的仿真。除此之外,Modelsim還能夠與 C 語(yǔ)言一起實(shí)現對 HDL 設計文件的協(xié)同仿真。同時(shí),相對于大多數的 HDL 仿真軟件來(lái)說(shuō),Modelsim 在仿真速度上也有明顯優(yōu)勢。這些特點(diǎn)使 Modelsim 越來(lái)越受到 EDA設計者、尤其是 FPGA 設計者的青睞。 Modelsim的 FLI接口(即 Foreign Language InteRFace)提供了C 語(yǔ)言動(dòng)態(tài)鏈接程序與仿真器的接口,可以通過(guò) C 語(yǔ)言編程對設計文件進(jìn)行輔助仿真。 2、協(xié)同仿真系統結構及意義 協(xié)同仿真就是利用仿真工具提供的外部接口,用其他程序設計語(yǔ)言(非 HDL 語(yǔ)言,如C 語(yǔ)言等)編程,輔助仿真工具進(jìn)行仿真。Modelsim 提供了與 C 語(yǔ)言的協(xié)同仿真接口。以Windows 平臺為例,用戶(hù)通過(guò) modelsim提供的 C 語(yǔ)言接口函數編程,生成動(dòng)態(tài)鏈接庫,由modelsim調用這些動(dòng)態(tài)鏈接庫進(jìn)行輔助仿真(圖 1)。 圖 1協(xié)同仿真示意圖 Modelsim 與 C 語(yǔ)言協(xié)同仿真一是用于產(chǎn)生測試向量,避免手工編寫(xiě)測試向量的繁瑣;二是可以根據程序計算結果自動(dòng)檢查仿真結果正確與否;三是模擬其他模塊(如 RAM)的功能,在系統級對設計文件仿真。實(shí)際中一般是把一和二結合在一起,用程序產(chǎn)生仿真向量,一方面輸出給設計文件作為輸入,另一方面由程序本身對該向量計算,把得到的結果與仿真器的輸出結果比較,檢查邏輯是否正確(圖 2)。至于模擬功能,現在已經(jīng)有一些通用芯片的模擬程序,如 denali 可以模擬 RAM 的功能。另外,用戶(hù)也可以利用 modelsim 提供的編程接口自己模擬一些芯片的行為,然后與設計文件連接到一起仿真。 圖 2 語(yǔ)言測試程序對 VHDL 設計的協(xié)同仿真結構圖 3、C語(yǔ)言對 VHDL設計的協(xié)同仿真 3.1 構成框圖 仿真文件的構成如圖 3 所示,包括 HDL 文件和動(dòng)態(tài)鏈接庫(即 C 程序)。圖中 C 程序對應的 VHDL 文件要負責聲明對應的動(dòng)態(tài)連接庫文件名及初始化函數,另外還可以給出一些調用參數。動(dòng)態(tài)鏈接庫中用到的輸入輸出信號也要在對應的 VHDL 文件中聲明。 圖3 仿真文件構成示意圖 例如,假定有一個(gè)DLL文件名為sim.dll,對應的初始化函數為sim_init,有輸入信號in1,in2,輸出信號 out1,out2,可以這樣編寫(xiě)對應的 VHDL 文件 (sim.vhd): library ieee; use ieee.std_logic_1164.all; entity sim is port( in1: in std_logic; in2: in std_logic; out1: out std_logic; out2: out std_logic; ); end entity sim; architecture dll of sim is attribute foreign : string; attribute foreign of dll : architecture is "sim_init sim.dll” begin end; 仿真時(shí),仿真器對頂層的 HDL 文件進(jìn)行仿真,并根據各 VHDL 文件的動(dòng)態(tài)鏈接庫聲明來(lái)調用、執行相應的動(dòng)態(tài)鏈接庫。 3.2 動(dòng)態(tài)鏈接庫的程序結構 modelsim 在仿真時(shí),根據 VHDL 文件的聲明,調用 DLL 文件(如 sim.dll)。在 VHDL文件中已經(jīng)給出了調用文件(sim.dll)和初始化函數名(如 sim_init),modelsim根據這些信息,調用 sim.dll中的 sim_init 函數,完成初始化工作。初始化包括: 1. 初始化全局變量; 2. 設置 VHDL 輸入輸出信號與 C 程序變量的對應關(guān)系; 3. 設置輸出信號的一些初始狀態(tài)(mti_ScheduleDriver); 4. 設置在仿真器重新仿真(restart)和仿真器退出仿真(quit)等情況下執行的一些函 數(mti_AddRestartCB 和mti_AddQuitCB 等),如釋放動(dòng)態(tài)申請的內存等等; 5. 設置敏感表,給出在某些信號發(fā)生某些變化(如時(shí)鐘上升沿等)時(shí)執行的函數。 6. 等等。 下面結合 3.1的例子(sim.vhd),給出C 程序的設計步驟。 1.包含頭文件,包括 C程序常用的一些頭文件和 Modelsim給出的外部語(yǔ)言接口頭文件m ti.h。Modelsim給出的外部接口函數說(shuō)明、類(lèi)型定義等都在 mti.h 中。 2.定義自己的結構體,這一點(diǎn)主要是為了編程方便,例如輸入輸出信號對應的變量在各函數中基本上都會(huì )用到,可以把這些變量定義成一個(gè)結構,便于參數傳遞。例如,我們可以把 3.1 的 sim.vhd 輸入輸出信號對應的變量定義成結構: typedef struct { driverID out1; driverID out2; signalID in1; signalID in2; }PortStruct; 其中 driverID 表示輸出信號對應的變量;signalID表示輸入信號對應的變量。這樣,這里定義的變量 out1, out2, in1, in2 就分別與 sim.vhd中的信號 out1, out2, in1, in2 對應。 3.編寫(xiě)初始化函數 初始化函數的定義為: init_func(mtiRegionIdT region, char *param, mtiInteRFaceListT*generics, mtiInterfaceListT *ports) 各參數的含義可以參閱 modelsim的用戶(hù)手冊。 下面結合上面給出的初始化函數要完成的任務(wù)來(lái)詳細說(shuō)明。 a.初始化全局變量(略) b.設置 VHDL 輸入輸出信號與 C 程序變量的對應關(guān)系。這是通過(guò)調用 mti_FindPort 函數實(shí)現的。mti_FindPort 函數定義為: mtiSignalIdT mti_FindPort(mtiInterfaceListT *list, char *name); 例如,定義輸入輸出信號對應的結構為ip ![]() 就可以用:ip.in1 = mti_FindPort(ports, “in1”);來(lái)實(shí)現輸入信號in1與變量in1的對應關(guān)系。 對輸出信號來(lái)說(shuō),它的目的是產(chǎn)生驅動(dòng),因此,這些變量(out1和out2)除了要找到對應的輸出信號外,還要驅動(dòng)這些信號。對信號的驅動(dòng)可以通過(guò)調用 mti_CreateDriver函數來(lái)實(shí)現。該函數的定義為:mtiDriverIdT mti_CreateDriver(mtiSignalIdT sig); 由于這些變量一般只用于對外驅動(dòng),因此可以簡(jiǎn)單寫(xiě)成下面的形式: ip.out1 = mti_CreateDriver(mti_FindPort(ports, “out1”)); c.調用mti_ScheduleDriver函數,設置輸出信號的初始狀態(tài)! ti_ScheduleDriver函數的 定義為:void mti_ScheduleDriver(mtiDriverIdT driver, long value, mtiDelayT delay, mtiDriverModeT mode); 其中driver是輸出信號對應的變量名,如我們這里的ip.out1和ip.out2;value是要設置(驅動(dòng))的值,如高電平(‘1’,對應value為3)、低電平(‘0’,對應value為2)、高阻(‘Z’,對應value為4)、未賦值(‘U’,對應value為0)等等;delay是從當前時(shí)間開(kāi)始到把信號驅動(dòng)成給定值(value)的等待時(shí)間,單位與仿真器當前使用的最小時(shí)間單位相同;mode為信號模式,有兩個(gè)值可供 3選擇:MTI_INERTIAL或者是MTI_TRANSPORT,分別對應于標準VHDL語(yǔ)言的INERTIAL和TRANSPORT。例如,我們設置信號out1的初始狀態(tài)為低電平:mti_ScheduleDriver(ip.out1, 2, 0, MTI_INERTIAL); d.設置在仿真器重新仿真(運行命令restart)或退出仿真(運行命令quit –sim)等情況下調用的函數。這一部分主要是為了釋放內存或者保存當前狀態(tài)等。以restart為例,假設我們在程序中用malloc申請了存儲空間 buf,在仿真器“restart”時(shí)需要釋放,就可以用以下的函數調用來(lái)注冊:mti_AddRestartCB(free, buf); 在注冊后,當仿真器運行命令restart時(shí)就會(huì )調用free(buf)。 其他一些函數可以參照Modelsim的用戶(hù)手冊,這里不再詳述。 e.設置敏感表,給出在某些信號發(fā)生某些變化時(shí)(如時(shí)鐘上升沿等)執行的函數。例如,在輸入信號in1發(fā)生變化時(shí),要執行函數in1_change(in1_change為用戶(hù)定義好的函數),可以這樣定義: processID proc; proc = mti_Cre ateProcess("P_in1change", in1_change, &ip); mti_Sensitize(proc, ip.in1, MTI_EVENT); 也就是說(shuō),先創(chuàng )建進(jìn)程,然后設置敏感表,當滿(mǎn)足敏感表的條件時(shí),仿真器就會(huì )執行該進(jìn)程。 mti_CreateProcess函數的定義為: mtiProcessIdT mti_CreateProcess(char *name, mtiVoidFuncPtrT func, void *param); 其中name是將要在仿真器窗口中顯示的名稱(chēng);func是要執行的函數;后面的param是要傳給func的參數。mti_Sensitize的定義為:void mti_Sensitize(mtiProcessIdT proc, mtiSignalIdT sig, mtiProcessTriggerT when); 其中proc為調用mti_CreateProcess的返回值;sig為信號名,即VHDL文件的輸入輸出信號對應于C程序的變量;when可以取MTI_EVENT或者M(jìn)TI_ACTIVE兩種值。 3.4 C程序的編譯 對 Windows平臺,采用的編譯器是 Microsoft Visual C++,并用如下的命令行進(jìn)行編譯: cl -c -Imodeltechinclude app.c link -dll -export: app.obj modeltechwin32mtipli.lib 上面的是 modelsim 的安裝目錄,是 C 程序的初始化函數名,如我們給出的 sim.c 中的 sim_init。編譯之后就可以生成.dll 文件。 最后,仿真向量是用 C語(yǔ)言還是用 HDL 直接產(chǎn)生,要視設計者的應用而定,選取最簡(jiǎn)單的方式。在大多數情況下,用 C語(yǔ)言和 HDL 聯(lián)合生成測試向量會(huì )更方便些。 參考文獻: 1、《可編程邏輯系統的VHDL設計技術(shù)》[美]Kevin Skahill編著(zhù),朱明程孫普 譯,東南大學(xué)出版社,1998.9 2、“Modelsim User’s Manual”, Mentor Graphics, Modelsim幫助文件 |