550MHz時(shí)鐘、80Gbps速度的65納米工藝SRAM(賽普拉斯)

發(fā)布時(shí)間:2009-4-29 07:21    發(fā)布者:admin
關(guān)鍵詞: SRAM , 工藝 , 賽普拉斯 , 時(shí)鐘 , 速度
72-Mbit QDRII、QDRII+、DDRII 和 DDRII+ 存儲器是采用65 納米線(xiàn)寬的Quad Data Rate (QDR) 和Double Data Rate (DDR) SRAM 器件。新型SRAM 實(shí)現了目前市場(chǎng)上最快的550 MHz時(shí)鐘速度,在36 位I/O 寬度的QDRII+ 器件中可實(shí)現高達 80 Gbps 的總數據傳輸速度,而功耗僅為90 納米SRAM 的一半。這種新型存儲器非常適用于因特網(wǎng)核心與邊緣路由器、固定與模塊化以太網(wǎng)交換機、3G 基站和安全路由器等網(wǎng)絡(luò )應用,而且還能提高醫療影像和軍用信號處理系統的性能。上述產(chǎn)品可與 90 納米 SRAM 引腳兼容,從而幫助網(wǎng)絡(luò )客戶(hù)提高性能、增加端口密度,而且還不必改變原有的板卡布局。



相對于 90 納米的上一代產(chǎn)品,65 納米的 QDR 和 DDR SRAM 能將輸入輸出電容降低 60%。QDRII+ 和 DDRII+ 器件具有片內終結電阻器 (ODT),消除了外部端需接電阻的要求,因而可提高信號的完整性,降低系統成本,節約板上空間。65 納米產(chǎn)品采用的是鎖相環(huán)路 (PLL) 而非延遲鎖相環(huán) (DLL) 技術(shù),其可使數據有效窗口擴展 35%,以幫助客戶(hù)縮短開(kāi)發(fā)時(shí)間、節約開(kāi)發(fā)成本。
本文地址:http://selenalain.com/thread-2061-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)在線(xiàn)工具

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页