|
主要問(wèn)題如題,但是更加詳細的是這樣的:
1、首先我是有一個(gè)CPLD—50MHZ,想產(chǎn)生一個(gè)3MHZ的分頻,當然是精確的,不然就會(huì )和其他時(shí)鐘產(chǎn)生偏移,如何產(chǎn)生?
2、我看網(wǎng)上說(shuō)PLL可以實(shí)現,如何實(shí)現呢?我用quartus的wizard時(shí)出現了這樣: can not implement the requested PLL
cause: requested mult/div factors cannot achievable
3、當我改變PLL 中間inclk0的信號為10MHZ的時(shí)候他就會(huì )出現 cause : VCO or PFD 溢出的情況,當然換了一個(gè)信號的FPGA就好了。
所以在這里向請問(wèn)一下,只用CPLD 可以實(shí)現否? 如果可以請詳細介紹(本人比較愚鈍) |
|