大容量NAND FALSH的原理及應用

發(fā)布時(shí)間:2017-9-12 14:31    發(fā)布者:eechina
關(guān)鍵詞: NAND , FLASH , FPGA , NIOS
占連樣,王烈洋,陳像,張水蘋(píng),黃小虎

摘要:VDNF2T16VP193EE4V25是珠海歐比特公司自主研發(fā)的一款大容量(2Tb)NAND FLASH,文中介紹了該芯片的結構和原理,并針對基于FPGA的應用進(jìn)行了說(shuō)明。

關(guān)鍵詞:NAND FLASH,FPGA,NIOS II

1.        引言

NAND FLASH被廣泛應用于電子系統中作為數據存儲。在各種高端電子系統中現場(chǎng)可編程門(mén)陣列(FPGA)已被廣泛應用。FPGA靈活的硬件邏輯能實(shí)現對NAND FLASH的讀寫(xiě)操作。本文中闡述了一種基于NIOS II 軟核的NAND FLASH的驅動(dòng)方法。

2.        VDNF2T16VP193EE4V25簡(jiǎn)介

歐比特公司的VDNF2T16VP193EE4V25是一款容量為2Tb、位寬為16位的NAND FLASH,其內部由8片基片拓撲而成,其拓撲結構如下:


圖1 VD1D8G08VS66EE8T7B拓撲結構

其主要特性如下:
        總容量2Tb;
        位寬:16位;
        SLC;
        兼容ONFI2.2;
        封裝:PGA193;
        電源:+3.3V(VCC)、+1.8V(VCCQ)。

3.        VDNF2T16VP193EE4V25的控制器設計

大容量NAND FLASH控制器設計包括一個(gè)IP核設計。其基于NIOS II 的AVALON總線(xiàn)。AVALON總線(xiàn)能兼容大部分存儲器接口,IP核將AVALON總線(xiàn)時(shí)序轉接至NAND FLASH,從而對NAND FLASH進(jìn)行讀寫(xiě)操作。

IP邏輯主要有片選信號產(chǎn)生、ALE、CLE、RE、WE等控制信號的轉接。其中RE、WE信號可采用AVALON總線(xiàn)的RE、WE信號;CLE、ALE采用總線(xiàn)地址的低2位進(jìn)行控制;片選數量較多可依據AVALON總線(xiàn)的byteen信號進(jìn)行譯碼產(chǎn)生。


圖2 控制器功能框圖

//寫(xiě)信號
assign nand_wr_n         = {avalon_wr_n,avalon_wr_n,avalon_wr_n,avalon_wr_n};
//讀信號
assign nand_rd_n        = {avalon_rd_n,avalon_rd_n,avalon_rd_n,avalon_rd_n};
//ALE信號,采用地址0
assign nand_ale        = {avalon_add[0],avalon_add[0]};
//CLE信號,采用地址1
assign nand_cle = {avalon_add[1],avalon_add[1]};
//片選信號
assign nand_cs_n[0] = temcs[0]|avalon_byteen_n[0];       
assign nand_cs_n[1] = temcs[0]|avalon_byteen_n[1];
……

IP核設計完成后采用QSYS進(jìn)行硬件平臺搭建,QSYS系統軟核對外引出信號有EPCS、UART、NAND FLASH接口,在Quartus II建立原理圖塊進(jìn)行編譯產(chǎn)生硬件信息。



采用Nios II Software Build Tools for Eclipse 對QSYS進(jìn)行軟件編程可實(shí)現對NAND FLASH的驅動(dòng)。

//NAND FLASH數據寄存器地址定義
#define  NandFlashDataReg0              (VDNF2T16_V1_0_BASE)
//NAND FLASH  ALE寄存器地址定義
#define         NandFlashAddReg0                                    (VDNF2T16_V1_0_BASE+4)
//NAND FLASH  CLE寄存器地址定義
#define         NandFlashCmdReg0                            (VDNF2T16_V1_0_BASE+8)
……

以下為讀取ID及壞塊的信息:

******************************************************************
The cs=0 NAND_FLASH's ID is Right ,The ID is=0x2c881a7a9000
***********************************************************************
This cs=0 FLASH's Bank=0 have 5 BadBlocks:
      The num=0 Bank LUN1's num=90 is BadBlock.
      The num=0 Bank LUN1's num=91 is BadBlock.
      The num=0 Bank LUN1's num=1738 is BadBlock.
      The num=0 Bank LUN2's num=90 is BadBlock.
      The num=0 Bank LUN2's num=91 is BadBlock.
The Number of Bank's Valid Block is Right.
……

4.        結論

本文闡述了一種通過(guò)FPGA實(shí)現對歐比特公司的大容量NAND FLASH芯片VDNF2T16VP193EE4V25的操作方法。設計中采用ALTERA公司FPGA芯片,利用自建IP搭建硬件平臺實(shí)現NAND FLASH的驅動(dòng)。該設計也可移植到其他FPGA上,可以很好地應用在各嵌入式電子系統中。

參考文獻:

[1] 珠海歐比特控制工程股份有限公司. VDNF2T16VP193EE4V25使用說(shuō)明書(shū)[Z]. 2016.
[2] Nios II Software Developer’s Handbook[Z].2011.
[3] Embedded Peripherals IP User Guide [Z].2011.
[4] Avalon Interface Specifications [Z].2011.

本文地址:http://selenalain.com/thread-516869-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
bijinyi 發(fā)表于 2017-9-20 15:40:15
學(xué)習了
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页