賽普拉斯的65nm SRAM與ASIC/FPGA/控制器的接口

發(fā)布時(shí)間:2020-10-13 15:58    發(fā)布者:宇芯電子
關(guān)鍵詞: 賽普拉斯SRAM , SRAM , CYPRESS
賽普拉斯瞄準的市場(chǎng)增長(cháng)速度要快于包括汽車(chē),工業(yè)和消費電子市場(chǎng)任內的半導體行業(yè)。在安全無(wú)線(xiàn)技術(shù),連同MCU,存儲器,模擬IC和USB控制器,為物聯(lián)網(wǎng)領(lǐng)域提供了明顯的競爭優(yōu)勢,并在新興市場(chǎng)(包括聯(lián)網(wǎng)設備和自動(dòng)駕駛汽車(chē))上實(shí)現了飛躍。cypress代理宇芯電子支持提供驅動(dòng)、例程以及必要的FAE支持等產(chǎn)品服務(wù)。

系統設計人員可以使用ERR引腳來(lái)監視SRAM中數據的完整性。由于僅當SRAM檢測到并糾正了一位錯誤時(shí)才聲明ERR信號,因此建議弱下拉該信號以避免在寫(xiě)操作期間或SRAM被禁用時(shí)出現中間電壓電平。在寫(xiě)周期或芯片禁用周期中,ERR引腳處于HI-Z狀態(tài)。

1、連接ERR引腳
無(wú)需ERR引腳的賽普拉斯SRAM可以像傳統SRAM一樣在系統中連接。對于具有ERR選項的SRAM,系統設計人員需要在系統中正確連接ERR引腳。如果系統中未使用ERR引腳,則可以將其保持打開(kāi)狀態(tài)。本節介紹了在三種基本情況下使用SRAM連接ERR引腳的方法。
•具有單個(gè)SRAM的系統
•寬度擴展
•深度擴展

1.1具有單個(gè)SRAM的系統
在只有一個(gè)SRAM器件連接到板載控制器/ASIC/FPGA4的系統中,可以將ERR引腳連接到ASIC的GPIO/中斷引腳。在每個(gè)讀取周期中,控制器都可以監視ERR引腳的輸出。當檢測到ERR引腳上的高電平時(shí),ASIC應啟動(dòng)軟件子例程以重寫(xiě)從SRAM讀取的正確數據。圖6顯示了此方案的體系結構。

1.2寬度擴展
新一代控制器具有32位數據接口。在這類(lèi)應用中,系統設計人員可以通過(guò)使用兩個(gè)帶有ERR引腳的CYPRESS 65納米SRAM來(lái)擴展數據總線(xiàn)寬度。系統軟件必須分別監視兩個(gè)ERR引腳。系統設計人員可以將兩個(gè)x16賽普拉斯SRAM連接到控制器的32位總線(xiàn)。

在這種情況下,在讀取周期中,如果來(lái)自?xún)蓚(gè)SRAM的ERR信號被置為有效,則必須清除并重寫(xiě)該SRAM器件中的數據以保持數據完整性。圖7顯示了這種情況下的接口方法。兩個(gè)1Mx16(16-Mb)SRAM以寬度擴展模式連接,以創(chuàng )建1Mx32(32Mb)的存儲空間。

圖1 賽普拉斯SRAM接口


1.3深度擴展
在某些內存密集型應用程序中,SRAM的可用密度可能無(wú)法滿(mǎn)足應用程序的內存要求。在這種情況下,系統設計人員可以使用賽普拉斯的65納米SRAM進(jìn)行深度擴展。

可以使用高階地址信號(在此示例中為A20)選擇SRAM,而可以連接來(lái)自?xún)蓚(gè)SRAM的其余地址信號,I/O信號,控制信號和ERR信號,如圖8所示。兩個(gè)1Mx16(16-Mb)SRAM以深度擴展模式連接以創(chuàng )建2Mx16(32Mb)的存儲空間。根據A20信號,一個(gè)SRAM器件被使能,另一個(gè)被禁用。禁用的SRAM器件將使其ERR引腳保持為HI-Z狀態(tài),以便活動(dòng)的SRAM可以正確驅動(dòng)組合的ERR信號

圖2 寬度擴展和ERR


本文地址:http://selenalain.com/thread-605392-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
宇芯電子 發(fā)表于 2020-10-13 15:59:25
在安全無(wú)線(xiàn)技術(shù),連同MCU,存儲器,模擬IC和USB控制器,為物聯(lián)網(wǎng)領(lǐng)域提供了明顯的競爭優(yōu)勢,并在新興市場(chǎng)(包括聯(lián)網(wǎng)設備和自動(dòng)駕駛汽車(chē))上實(shí)現了飛躍。cypress代理宇芯電子支持提供驅動(dòng)、例程以及必要的FAE支持等產(chǎn)品服務(wù)。
宇芯電子 發(fā)表于 2020-10-13 16:00:09
連接ERR引腳
無(wú)需ERR引腳的賽普拉斯SRAM可以像傳統SRAM一樣在系統中連接。對于具有ERR選項的SRAM,系統設計人員需要在系統中正確連接ERR引腳。如果系統中未使用ERR引腳,則可以將其保持打開(kāi)狀態(tài)。本節介紹了在三種基本情況下使用SRAM連接ERR引腳的方法。
•具有單個(gè)SRAM的系統
•寬度擴展
•深度擴展
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页