賽靈思Virtex-6與目標設計平臺雙獲2009 EDN China創(chuàng )新獎

發(fā)布時(shí)間:2009-11-30 14:12    發(fā)布者:嵌入式公社
關(guān)鍵詞: china , EDN , 創(chuàng )新獎 , 平臺 , 賽靈思
賽靈思40nm高性能Virtex-6 FPGA系列與目標設計平臺雙雙榮獲《電子設計技術(shù)》(EDN China)的2009“優(yōu)秀產(chǎn)品獎”。

EDN China創(chuàng )新獎是中國電子業(yè)界非常重要的技術(shù)獎項之一,受到整個(gè)業(yè)界的熱烈響應和高度認可。經(jīng)過(guò)技術(shù)經(jīng)理、專(zhuān)家和EDN China編輯組成的評審團從95家公司提交的181項產(chǎn)品中投票評選。賽靈思Virtex-6 FPGA與目標設計平臺分別在微處理器與DSP和PLD兩個(gè)類(lèi)別中脫穎而出。

Virtex-6系列是賽靈思目標設計平臺的高性能芯片基礎,比前一代產(chǎn)品功耗降低50%,成本降低20%。該系列產(chǎn)品集成了可編程性、DSP集成模塊、存儲器以及連接性支持,并進(jìn)行了最優(yōu)化的組合,包括PCI Express 2.0兼容接口模塊和支持線(xiàn)速超過(guò)11Gbps的高速收發(fā)器,以滿(mǎn)足對更高帶寬和性能的巨大需求。與競爭廠(chǎng)商提供的40nm FPGA產(chǎn)品相比,Virtex-6系列器件性能提高15%,功耗降低20%。新器件在1.0v 內核電壓上操作,同時(shí)還有可選的0.9v低功耗版本。這些先進(jìn)功能使系統架構師能夠把Virtex-6 FPGA集成到他們的設計中,使“綠色”中心辦公室和數據中心成為現實(shí),這對電信行業(yè)尤為重要,因為電信行業(yè)需要配置新技術(shù)以支持互聯(lián)網(wǎng)視頻和豐富的媒體內容的需求。

賽靈思FPGA目標設計平臺與Virtex-6 與 Spartan-6 FPGA系列同時(shí)推出,為嵌入式、連接、DSP和硬件設計師等提供了大量的、具有開(kāi)放標準、通用設計流程、IP、開(kāi)發(fā)工具和運行時(shí)間平臺支持的芯片器件。新的Virtex-6 FPGA 與 Spartan-6 FPGA評估套件已于今年6月推出,作為目標設計平臺戰略的一部分,這些套件是賽靈思計劃推出套件中的首個(gè),可幫助設計師利用系統評估和開(kāi)發(fā)馬上進(jìn)行“開(kāi)箱即用”的設計。這些套件提供進(jìn)行“開(kāi)箱即用”設計所需的所有元素,因此不管是FPGA新手還是經(jīng)驗豐富的FPGA老手都可以獲得最佳的性能、最低的功耗、最高的帶寬以及功能最豐富的應用。此外,基礎目標設計平臺的內置可測量性和插件擴展性為賽靈思快速部署針對連接、嵌入式和DSP應用的領(lǐng)域專(zhuān)用平臺套件,提供了穩固的基礎。
本文地址:http://selenalain.com/thread-6182-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页