賽靈思推出三款無(wú)線(xiàn)網(wǎng)絡(luò )關(guān)鍵互聯(lián)IP

發(fā)布時(shí)間:2011-11-22 11:03    發(fā)布者:eechina
賽靈思公司 (Xilinx)推出三款對構建低成本高靈活性可編程 3G+/4G 無(wú)線(xiàn)基站至關(guān)重要的關(guān)鍵互聯(lián)功能 IP ——賽靈思Serial RapidIO Gen 2 v1.2 終端LogiCORE IP、JESD204 v1.1 LogiCORE IP以及CPRI v4.1 LogiCORE IP,所有這三款產(chǎn)品均支持各類(lèi)互聯(lián)標準,可幫助開(kāi)發(fā)人員在構建具有更高系統容量的新型無(wú)線(xiàn)網(wǎng)絡(luò )設備時(shí),克服各種設計挑戰。

隨著(zhù)無(wú)線(xiàn)寬帶數據用戶(hù)數量的增長(cháng)以及寬帶使用需求的持續增溫, 現今的無(wú)線(xiàn)網(wǎng)絡(luò )基礎架構設備已經(jīng)無(wú)法滿(mǎn)足需求。預計2015 年, 移動(dòng)寬帶用戶(hù)將從 2010 年的 5.6 億上升到21 億,平均移動(dòng)寬帶網(wǎng)絡(luò )互聯(lián)速度將從 2010 年的 1 Mbs 提升至 2015 年的 5 Mbs,在此情況下,賽靈思的 LogiCORE IP將幫助設計者解決更高系統帶寬需求所帶來(lái)的各種挑戰,同時(shí)幫助其實(shí)現更低的成本、更高的靈活性和集成度。

賽靈思互聯(lián)IP 支持新一代無(wú)線(xiàn)基礎架構

Serial RapidIO Gen 2 v1.2 Endpoint LogiCORE IP (第二代串行RapidIO v1.2 終端LogiCORE IP)符合 RapidIO 行業(yè)協(xié)會(huì )的 RapidIO Gen 2.2 規范,是業(yè)界第一款可在 1x/2x/4x 基帶寬度下支持高達 6.25G 線(xiàn)速率的真正 Gen 2.2軟 IP。該 IP 包括一個(gè)經(jīng)過(guò)優(yōu)化的高度靈活的 Serial RapidIO 物理層內核和一個(gè)邏輯 (I/O) 與傳輸層內核,并得到 7 系列 FPGA 和 Virtex®6 FPGA 的支持,同時(shí)配套提供可配置緩存設計、參考時(shí)鐘模塊、復位模塊和配置架構參考設計,可讓設計人員根據特定應用靈活選擇功能模塊。該 IP 核還能將 FPGA/CPU/DSP 多處理器群的數據帶寬速度提高一倍,以便在無(wú)線(xiàn)基礎設施等系統中實(shí)現復雜的算法和信號處理功能,進(jìn)而應對不斷增長(cháng)的系統數據吞吐量。

CPRI v4.1 LogiCORE IP符合CPRI (Common Public Radio Interface,通用公共無(wú)線(xiàn)接口 ) v4.2 標準規范,是REC(Radio Equipment Controllers, 無(wú)線(xiàn)設備控制器) 或基帶卡一個(gè)或多個(gè)無(wú)線(xiàn)設備單元(射頻卡)之間互聯(lián)的最佳選擇。隨著(zhù)分布式基站以及基于云的 RAN(無(wú)線(xiàn)接入網(wǎng))概念的悄然升起,越來(lái)越多的用戶(hù)更傾向于通過(guò)無(wú)線(xiàn)中頻來(lái)獲得最佳容量和覆蓋范圍,CPRI 協(xié)議通過(guò)遠程部署遠端射頻單元可實(shí)現分布式基站。該 IP提供了可在單個(gè)高效協(xié)議中支持數字中頻I/Q 數據、數字中頻單元管理和同步的最佳實(shí)現方案。由于得到了7 系列 FPGA 的支持,賽靈思 CPRI v4.1 LogiCORE IP可將無(wú)線(xiàn)射頻拉遠(remote radio head)的互聯(lián)帶寬翻倍到 9.8G,從而有效提升了系統數據容量。

由于系統數據吞吐量不斷提高促使數據轉換器的采樣率快速提升,在這種情況下,賽靈思 JESD204B v.1.1 LogiCORE IP 使用1/2/4高速串行接口鏈路逐漸取代數據轉換器的寬并行接口,來(lái)解決 IO 局限性并降低 PCB 布局成本及復雜性。JESD204 v1.1 LogiCORE IP 核是業(yè)界首個(gè)符合聯(lián)合電子器件工程委員會(huì ) (JEDEC) JESD204B 標準的軟 IP 核,該標準描述了數據轉換器和邏輯器件之間的串行數據接口和鏈接協(xié)議。該 IP 核得到了 7 系列 FPGA 的支持,可配置用作 JESD204B 發(fā)射器以連接 DAC 器件,也可用作 JESD204B 接收器以連接 ADC 器件。

定價(jià)與供貨情況

Serial RapidIO Gen 2 v1.2,CPRI v4.1和JESD204B v1.1 LogiCORE IP核隨賽靈思的ISE 13.3 設計套件同步推出,并可進(jìn)行免費評估。如需了解更多信息,敬請聯(lián)系您所在地的賽靈思銷(xiāo)售代表,或訪(fǎng)問(wèn)以下網(wǎng)址:http://www.xilinx.com/cn/ise。
本文地址:http://selenalain.com/thread-79797-1-1.html     【打印本頁(yè)】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀(guān)點(diǎn)和對其真實(shí)性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問(wèn)題,我們將根據著(zhù)作權人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页