FPGA/CPLD文章列表

現場(chǎng)可編程門(mén)陣列的供電

FPGA概述 現場(chǎng)可編程門(mén)陣列(FPGA)是一種可編程邏輯器件,由成千上萬(wàn)個(gè)完全相同的可編程邏輯單元組成,周?chē)禽斎?輸出單元構成的外設。制造完成后,FPGA可以在工作現場(chǎng)編程,以便實(shí)現特定的 ...
2010年03月24日 21:55   |  
可編程   現場(chǎng)   陣列  

UTOPIA LEVEL2接口時(shí)序分析及FPGA實(shí)現

1 引言 在A(yíng)DSL系統中,由DSLAM(數字用戶(hù)接入復用器)完成ATM的終結和路由。該模型分為4層,自上而下分為高層、從AAL層、ATM層和物理層。這里高層是指RFCl483及其以上各層,AAL層(ATM適配層)又 ...
2010年03月24日 11:25   |  
FPGA   UTOPIA   接口   時(shí)序  

SpaceWire Codec接收端FPGA時(shí)序設計

引言 SpacewiTe是歐空局2003年提出的一種高速的、點(diǎn)對點(diǎn)、全雙工的串行總線(xiàn)網(wǎng)絡(luò ),面向空間應用。它以IEEE 1355—1995和LVDS標準為基礎,提供了一種通用接口標準以簡(jiǎn)化和規范不同設備之間的互 ...
2010年03月22日 16:54   |  
Codec   FPGA   SpaceWire   設計   時(shí)序  

QPSK調制器的FPGA實(shí)現

1 引言 四相絕對移相鍵控(QPSK)技術(shù)以其抗干擾性能強、誤碼性能好、頻譜利用率高等優(yōu)點(diǎn),廣泛應用于數字通信系統。隨著(zhù)超大規模集成電路的出現,FPGA在數字通信系統中的應用日益廣泛,目前已 ...
2010年03月22日 11:51   |  
FPGA   QPSK   調制器  

基于A(yíng)ctel FPGA的多串口擴展方案

隨著(zhù)現代電子技術(shù)的發(fā)展,接口技術(shù)在設計中占據越來(lái)越重要的地位。多串口動(dòng)態(tài)擴展通信技術(shù)在現場(chǎng)工業(yè)控制、智能家居等領(lǐng)域應用越來(lái)越廣泛。在當前的多串口的擴展應用中,雖然市面上有部分的多串 ...
2010年03月17日 18:54   |  
Actel   FPGA   串口   方案  

在單個(gè)FPGA平臺上采用多種工業(yè)以太網(wǎng)標準進(jìn)行設計

工業(yè)以太網(wǎng)是指使用基于以太網(wǎng)的協(xié)議實(shí)現工業(yè)自動(dòng)化和產(chǎn)品機械控制中實(shí)時(shí)可靠的通信,在車(chē)間底層控制器之間、車(chē)間之間,以及車(chē)間和辦公室之間通過(guò)互聯(lián)網(wǎng)實(shí)現通用平臺。由于這些協(xié)議在以太網(wǎng)物理 ...
2010年03月13日 20:43   |  
FPGA   工業(yè)   平臺   設計   以太網(wǎng)  

高速大容量存儲系統設計

0 引言 在測量技術(shù)中,高速數字攝像機所拍攝到的大量數字圖像需要高速、大容量的圖像存儲設備來(lái)實(shí)時(shí)快速地存儲。用傳統的磁帶方式來(lái)記錄數據,其效率和安全性不高;靜態(tài)存儲器讀寫(xiě)方便,但是 ...
2010年03月12日 10:49   |  
容量   系統設計  

FPGA高速收發(fā)器設計原則

高速收發(fā)器(SERDES)的運用范圍十分廣泛, 包括通訊、計算機、工業(yè)和儲存,以及必須在芯片與芯片/模塊之間、或在背板/電纜上傳輸大量數據的系統。但普通高速收發(fā)器的并行總線(xiàn)設計已無(wú)法滿(mǎn)足現在 ...
2010年03月11日 23:51   |  
FPGA   設計   收發(fā)   原則  

FPGA單芯片四核二乘二取二的安全系統

摘要 基于嵌入式系統理論和容錯系統體系結構,結合故障—安全電路的設計理念,提出了一種單芯片多軟核系統的設計方法,并給出基于FPGA的二乘二取二安全系統的設計方案,詳細介紹通過(guò)Actel Fusi ...
2010年03月11日 15:33   |  
FPGA   安全系統   單芯片  

FPGA的時(shí)鐘頻率同步設計

引言    網(wǎng)絡(luò )化運動(dòng)控制是未來(lái)運動(dòng)控制的發(fā)展趨勢,隨著(zhù)高速加工技術(shù)的發(fā)展,對網(wǎng)絡(luò )節點(diǎn)間的時(shí)間同步精度提出了更高的要求。如造紙機械,運行速度為1 500~1 800 m/min,同步運行的電機之間1 ...
2010年03月11日 15:23   |  
FPGA   頻率   設計   時(shí)鐘  
異步FIFO結構及FPGA設計

異步FIFO結構及FPGA設計

1 異步FIFO介紹 在現代的集成電路芯片中,隨著(zhù)設計規模的不斷擴大,一個(gè)系統中往往含有數個(gè)時(shí)鐘。多時(shí)鐘域帶來(lái)的一個(gè)問(wèn)題就是,如何設計異步時(shí)鐘之間的接口電路。異步FIFO(First In First O ...
2010年03月09日 23:28   |  
FIFO   FPGA  

3-DES算法的FPGA高速實(shí)現

引 言 從技術(shù)角度講,網(wǎng)絡(luò )安全除了依賴(lài)安全的網(wǎng)絡(luò )通信協(xié)議及應用協(xié)議外,更多地取決于網(wǎng)絡(luò )設備如交換機、路由器等所提供的加/解密功能。目前,基于DES算法的加/解密硬件仍在廣泛應用于國內衛 ...
2010年03月09日 23:15   |  
FPGA   算法  

廠(chǎng)商推薦

本周文章排行榜

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
返回頂部
午夜高清国产拍精品福利|亚洲色精品88色婷婷七月丁香|91久久精品无码一区|99久久国语露脸精品|动漫卡通亚洲综合专区48页