新的 Vision HDL Toolbox 縮短了從概念到設計的周期,并能在開(kāi)發(fā)流程早期發(fā)現設計錯誤 MathWorks今日宣布引入 Vision HDL Toolbox,該款新產(chǎn)品現已在該公司的 Release 2015a 中推出。Vision HDL Toolbox 為在 FPGA和 ASIC上進(jìn)行視覺(jué)系統設計和實(shí)現提供了像素流處理算法。該工具箱還包括一個(gè)靈活的設計框架,可支持一組多樣化的接口類(lèi)型、幀尺寸和幀率,包括高清 (1080p) 視頻。工具箱中的圖像處理、視頻和計算機視覺(jué)算法均采用適合 HDL 實(shí)現的架構。 視覺(jué)算法開(kāi)發(fā)人員正面臨著(zhù)這樣一種雙重挑戰:一方面視頻幀尺寸、幀率快速增長(cháng),另一方面是在 FPGA 和 ASIC 平臺上進(jìn)行視覺(jué)系統原型設計或實(shí)現的巨大復雜性。Vision HDL Toolbox 提供了專(zhuān)門(mén)圖像處理和計算機視覺(jué)算法庫,其專(zhuān)為 FPGA 和 ASIC 實(shí)現以及不同尺寸和像素的幀自動(dòng)轉換而設計,可幫助開(kāi)發(fā)人員克服這些挑戰。設計者還可以將這些算法與 HDL Coder 配合使用來(lái)生成不依賴(lài)供應商的可讀 HDL 代碼。另外,借助 HDL Verifier,設計者可以將 FPGA 或 ASIC 上運行的算法與 MATLAB 或 Simulink 上運行的基于幀的測試模型相連接。 MathWorks 產(chǎn)品市場(chǎng)經(jīng)理 John Zhao 說(shuō):“特別是 FPGA 目前已逐漸成為最流行的圖像處理和計算機視覺(jué)系統平臺。全新 Vision HDL Toolbox 的推出正是為了幫助開(kāi)發(fā)人員進(jìn)行更快的系統原型設計和實(shí)現,同時(shí)還可以縮短設計周期并提高效率,因為該工具箱能夠及早發(fā)現設計工作流程中的設計錯誤,并將編寫(xiě) HDL 代碼所需的時(shí)間縮到最短! Vision HDL Toolbox 主要特性 • 圖像處理、視頻和計算機視覺(jué)算法使用一種像素流處理體系結構,包括圖像增強、過(guò)濾、形態(tài)和統計 • 幀-像素和像素-幀轉換與 MATLAB 和 Simulink 中基于幀的處理功能相集成 • 視頻同步信號可用于處理非理想的時(shí)序和分辨率偏差 • 可配置的幀率和幀尺寸,包括用于高清 (1080p) 視頻的 60FPS • 支持 HDL 代碼生成和實(shí)時(shí)驗證 有關(guān)詳細信息,請參閱 Vision HDL Toolbox。此產(chǎn)品已在全球上市。 |