DDR接口在電子產(chǎn)品設計中非常普遍,如何快速有效完成DDR設計,一直煩惱著(zhù)設計者。尤其對于初學(xué)者來(lái)說(shuō),DDR接口中各信號組的設計規范以及信號完整性和時(shí)序要求總是不能有效滿(mǎn)足。經(jīng)常奔波在物理原型測試和設計方案優(yōu)化中,這種事后解決方案已不能滿(mǎn)足當今電子產(chǎn)品更新?lián)Q代節奏。如何保證每位工程師的數據”設計即正確!”,是我們努力追尋的目標,幫助減少改版次數,縮短新產(chǎn)品上市時(shí)間。![]() 本網(wǎng)絡(luò )研討會(huì )將討論如何利用自動(dòng)化思想高效率實(shí)現DDR接口的設計和驗證。讓每一位設計人員輕松擁有DDR設計到驗證的一體化能力。 I. 快速設計 原理圖和規則的正確性是產(chǎn)品設計的基礎,對于相似信號的設計規范,可借助軟件的Reuse功能實(shí)現原理圖和規則的模板化復用,簡(jiǎn)化規則設定,防止設計出錯。研討會(huì )中我們將與大家分享如何使用PADS Professional設計平臺,高效率實(shí)現DDR接口原理圖以及信號規則的設定。同時(shí)和大家分享如何利用Sketch Route功能快速實(shí)現BUS總線(xiàn)的自動(dòng)化連接。 II. 自動(dòng)化驗證 信號完整性和時(shí)序的問(wèn)題會(huì )對DDR接口穩定工作產(chǎn)生非常重要的影響。采用傳統的物理樣機驗證的方法,成本太大,周期太長(cháng),不能有效優(yōu)化設計方案。雖然大家都知道這個(gè)道理,但很多情況下,苦于相關(guān)背景知識的缺陷,對于仿真束手無(wú)策。本次研討會(huì )和大家一起討論如何在HyperLynx中實(shí)現自動(dòng)化仿真,讓企業(yè)的設計經(jīng)驗形成知識庫利用在仿真實(shí)踐中,讓每一位工程師一鍵輸出得到正確的仿真報告。 講師:謝宇翔,2012年加入Mentor,負責渠道部門(mén)PCB產(chǎn)品技術(shù)支持,8年EDA軟件應用支持經(jīng)驗。 6月28日晚8點(diǎn),我們邀您蒞臨直播間,共同探討DDR接口自動(dòng)化設計驗證方案。 掃碼立即報名! (掃碼關(guān)注Mentor公眾號,點(diǎn)擊報名鏈接即可) ![]() 報名成功后,添加下方二維碼微信可領(lǐng)取十元紅包! ![]() |